先端技術をとり入れた理科(物理領域)に関する教材・教具-039/47page
〔図26〕
4044 MEMORY ARRYを用いた DATA MEMORY 回路図 CLOCK部(1)
○74LS90…PIN5.(+5V) PIN6.7.10(GND)
○74COO/7400 PIN14(+5V) PIN7.(GND)
〔図26〕または〔図27〕を選んで用いる。(同機能)
〔図27〕
CLOCK部(2)
装置のアクセスタイムを小さくするにはデバイスの数を最小にし、ディレイをおさえることが重要である。
(昭和58年度全理セ物理部会発表資料)